Message

SiLabs vise des communications à 56 Gbit / s avec des puces d'horloge à faible gigue

Siliocn-Labs- 56Gbit/s timing-460

Si5391 est un générateur d'horloge 'any-frequency' avec jusqu'à 12 sorties et une gigue de phase RMS inférieure à 100fs.

Une version calibrée avec précision («P-grade») atteint typiquement une gigue de phase de 69fs RMS et peut créer les fréquences primaires nécessaires dans les conceptions de serdes à 56 Gbit / s. L'entreprise le décrit comme un véritable sous-100-fs-tree-on-a-chip qui répond aux exigences de jitter d'horloge de référence 56G PAM-4 avec marge.

Si5395 / 4/2 sont des atténuateurs de gigue pour l'infrastructure Internet qui peuvent générer n'importe quelle combinaison de fréquences de sortie à partir de n'importe quelle fréquence d'entrée tout en délivrant une gigue de phase de 90fs RMS. Une fois de plus, les appareils de classe P offrent une gigue de phase typique de 69fs RMS.

La famille VCXO et XO Si56x 'Ultra Series' est personnalisable à n'importe quelle fréquence jusqu'à 3GHz, supportant deux fois la plage de fréquences de fonctionnement des précédents produits VCXO de Silicon Labs avec la moitié de la gigue, selon la firme.

Ils sont disponibles en versions simple, double, quadruple et programmable I2C en versions 5 x 7 mm et 3,2 x 5 mm. En utilisant des moyens d'emballage standard, ils abandonneront certaines sockets occupées par des XO, des VCXO et des VCSO antérieurs. La gigue de phase typique est aussi basse que 90fs.

La gamme Si54x Ultra Series XO est destinée aux applications nécessitant une stabilité plus stricte et une fiabilité à long terme garantie, telles que le réseau de transport optique (OTN), les équipements à large bande, les centres de données et les systèmes industriels.

Ils sont conçus spécialement pour PAM-4 à 56 Gbit / s (modulation d'amplitude d'impulsion à quatre niveaux) pour augmenter le débit binaire par canal tout en gardant la bande passante constante. La gigue de phase typique est aussi basse que 80 fs.